• <table id="zlikg"><noscript id="zlikg"><ol id="zlikg"></ol></noscript></table>
      1. <tr id="zlikg"><s id="zlikg"></s></tr>
        <track id="zlikg"></track>
        <pre id="zlikg"></pre>
            • 客服電話
              點擊聯系客服

              周一至周五 9:00-12:00 13:00-17:00

              客服電話

              18539298096

              電子郵件

              jiangqun@xzhktech.com
            • 手機版

              企業官方淘店

              掃碼查看產品信息

            • 官方淘店

              掃描二維碼

              關注恒凱科技企業店鋪

            掃一掃手機瀏覽產品

            USB6483-D V1.0

            USB 溫度,聲音與震動,加速度,應變與壓力和稱重,工業通信總線,通用 電壓 9-16路 非同步(通道切換) 250-1000KS/s 模擬 <3路 <100S/s 16位 16位 1-8路 Windows,Linux 無隔離 其他

            品牌:恒凱科技

            產品亮點
            • USB數據采集卡USB6483是一款基于USB總線的高性能多功能數據采集卡,具有8路差 分或16路單端16位高精度模擬信號采集(最高穩定采樣速率480KSPS)、2路16位模擬信 號輸出(最高穩定輸出速率250KSPS)、16路數字信號雙向IO口、4路32位PWM等精度測 量輸入、1路32位計數器。
          1. 產品詳情
          2. 產品參數
          3. 驅動下載
          4. 使用說明書
          5. 相關產品
          6. USB多功能數據采集卡 USB6483-D V1.0 板簡介

                   USB數據采集卡USB6483是一款基于USB總線的高性能多功能數據采集卡,具有8路差 分或16路單端16位高精度模擬信號采集(最高穩定采樣速率480KSPS)、2路16位模擬信 號輸出(最高穩定輸出速率250KSPS)、16路數字信號雙向IO口、4路32位PWM等精度測 量輸入、1路32位計數器及4路32位PWM或單脈沖輸出。AD支持內、外部時鐘,內部、外部 觸發,DA可以用自己的內部時鐘可以同步AD的時鐘,即在AD采集時鐘的上升沿或者下降沿 同步實現DA輸出,可實現精確的同步控制及測量。



            主要特點


            1、16路單端/8路差分輸入 

            2、16位480KHZ AD。 

            3、D輸入基本量程:±10V。AD前置程控放大,增益可選放大倍數1、2、5、10(對應增益選擇參數0,1, 2,3)。

            1661221696110.jpg1661221696110.jpg

            4、2路16位DA,輸出±10V。兩路DA各帶2048字RAM緩存,可以實現兩路獨立的任意模擬波形輸出。

            5、開關量:16路雙向IO,可編程分別控制高低各8個IO口的方向 ( 5V -TTL電平)。 

            6、開關量輸出帶1024字RAM緩存,可以實現連續周期的數字波形輸出。

            7、1路32位計數器,加法計數,輸入與開關量輸入IO7通道共用。

            8、4路32位PWM測量輸入,測量時鐘:48MHz, 等精度測量,測量誤差為一個基準時鐘48MHz,4路PWM測量輸 入1—4分別與IO3—IO6共用。

            9、4路32位PWM或單脈沖輸出通道,基準時鐘48MHz,可以輸出頻率和占空比可設的PWM波形,也可以輸出一 個脈寬可設的單脈沖,4路輸出1—4分別與輸出口IO9—IO12復用,復用口默認是普通輸出數字口,當對 應通道的PWM輸出使能時為PWM或單脈沖輸出功能。

            10、AD啟動方式:軟件、硬件觸發。觸發電平5V電平,與開關量輸入通道IO2共用。外部觸發可以選擇上升 或下降邊沿觸發。

            11、AD轉換時鐘:內部、外部觸發。觸發電平5V電平,與開關量輸入通道IO1共用。外部時鐘可以選擇上升 或下降邊沿有效。 

            12、AD輸入自動序列通道掃描轉換,用戶可以任意設置轉換序列,并設置對應通道的增益倍數。 

            13、AD轉換模式有單通道單次轉換模式、單通道連續轉換模式、任意序列通道掃描(Normal)或任意序列通 道偽同步(SH)模式。


            注:SH模式:每當一個有效啟動信號后,采集卡以480KHZ的速度對用戶設置的所有通道進行一輪轉換。當用戶 的采樣速度較慢但希望所采集的通道之間的時間間隔盡量小的條件下,考慮使用SH模式,SH模式下,定時器 的速度是:對所有設置調到進行一輪采樣的速度。



            產品參數

            模擬量輸入

            1、16路單端/8路差分輸入。輸入程控放大,4檔輸入范圍:±10V、±5V、±2V 、±1V。

            2、AD轉換器:16位AD,速度480KHZ (約2uS轉換時間)。

            3、AD緩存FIFO 192K字。 

            4、最大共模電壓±12伏。CMRR>80dB。

            5、輸入通道支持任意序列通道的自動掃描。

            6、系統精度:±0.05% FSR。

            7、分辨率:16位。


            模擬量輸出

            1、16位DA,分辨率1LSB。 

            2、輸出:±10V,軟件控制或同步AD時鐘。

            3、輸出信號上升速率: 20V/2.5uS。

            4、輸出電流:最大±5毫安。

            5、精度:0.003% FSR。

            6、零點誤差:±50毫伏。

            7、輸出上電為0。


            開關量輸入輸出

            16路輸入通道,性能

            1、輸入電壓:5V。 

            2、高電平:大于2伏。 

            3、低電平:小于0.8伏。


            16路輸出通道,性能

            1、輸出電壓:5伏電平。

            2、高電平:大于4.5伏。 

            3、低電平:小于0.5伏。 

            4、最大輸出電流:20毫安/路。 

            5、開關量輸出上電自動清零。


            4路32位PWM測量

            1、輸入電平:與開關量輸入相同。 

            2、輸入電壓:5V。 

            3、高電平:大于2伏。 

            4、低電平:小于0.8伏。 


            4路32位PWM或單脈沖輸出

            1、基準時鐘:48MHz。 

            2、32位計時器。 

            3、輸出電壓:5V電平。 

            4、高電平:大于4.5V。 

            5、低電平:小于0.5V。 

            6、最大輸出電流:20毫安/路。


            軟件支持

            1、操作系統支持win2000/winXP/Vista/Win7 

            2、開發包:驅動程序、DLL庫函數 

            3、例子:labview、labwindows/CVI 

            4、測試程序


            其他特性

            1、總線:符合USB2.0標準 

            2、工作電流:小于500mA。 

            3、供電電源:USB供電,當USB供電不足時可以使用外部5V供電

            4、內部板卡尺寸:9.8cm x 12.5cm



            企業淘寶店鋪

            掃一掃Get產品鏈接

            Copyright ? 2019- 新鄭市(鄭州)恒凱電子科技有限公司版權所有 ICP備案號:豫ICP備16033163號

            国产无码视频在线观看
          7. <table id="zlikg"><noscript id="zlikg"><ol id="zlikg"></ol></noscript></table>
              1. <tr id="zlikg"><s id="zlikg"></s></tr>
                <track id="zlikg"></track>
                <pre id="zlikg"></pre>